人工智能

2014, v.01;No.01(01) 7-12

[打印本页] [关闭]
本期目录(Current Issue) | 过刊浏览(Archive) | 高级检索(Advanced Search)

优化的ARM总线AXI-AHB-APB架构
Optimized Matrix Bus Architecture for ARM AXI-AHB-APB

李剑

摘要(Abstract):

本文主要介绍了一种总线设计架构:综合考虑SOC芯片设计的前、后端需求,从芯片的物理实现角度倒推,建议在芯片架构设计时如何拆分、以及重新构建ARM总线间(AXI-AHB-APB)的关系。该架构兼顾了前端架构实现,后端物理实现,以及满足项目组的更高的timing、更低的功耗、更小的芯片面积,和最短的设计周期的苛刻需求。

关键词(KeyWords): ARM;总线;架构;AXI;AHB;APB;子模块;时序;频率;功耗;congestion;时钟综合(CTS)

Abstract:

Keywords:

基金项目(Foundation):

作者(Author): 李剑

DOI: 10.16453/j.issn.2095-8595.2014.01.016

参考文献(References):

扩展功能
本文信息
服务与反馈
本文关键词相关文章
本文作者相关文章
中国知网
分享